Nieuws

ISSCC toont hoe analoog profiteert van schaling

Pieter Edelman
Leestijd: 8 minuten

Analoge ic’s worden veelal in oude technologieknooppunten zoals 180 nanometer gemaakt. Veel ontwerpen laten zich maar lastig schalen en zouden alleen de lasten bieden van een modern proces, en niet de lusten. Maar de druk om de analoge delen mee te laten krimpen, neemt toe. De ISSCC-conferentie toont aan dat dat wel degelijk mogelijk is, als er maar wat anders tegen de ontwerpen wordt aangekeken.

‘We leven in een analoge wereld’, is een veelgehoorde uitspraak in chipontwerpkringen. De continue groei in digitale rekenkracht steelt weliswaar meestal de show, maar veel chips zijn bedoeld om overweg te kunnen met de echte wereld. En daarvoor is het dikwijls nog altijd beter om het analoge gedrag van de elektronische componenten uit te buiten dan om de hele boel als digitaal te beschouwen.

Dit geldt des te meer omdat er voor analoge ontwerpen niet altijd dure state-of-the-art chiptechnologie nodig is. Analoge circuits gedragen zich vaak zelfs beter in een oude en relatief goedkope technologie zoals 180 nanometer. De digitale jongens mogen lekker de wet van Moore najagen, de analoge ontwerpers zitten prima waar ze zitten.

This article is exclusively available to premium members of Bits&Chips. Already a premium member? Please log in. Not yet a premium member? Become one and enjoy all the benefits.

Login

Related content