Reading time: 1 minute
Author:
Met de LTC2274 introduceert Linear een 16 bit 105 MS/s ADC voor digitale communicatie met FPGA‘s. De tweedraads seriële interface reduceert het aantal benodigde I/O-lijnen van 16 CMos- of 32 LVDS-datalijnen naar een enkel differentieel paar dat om 2,1 Gbit/s communiceert. De uitvoergegevens van de ADC zijn geserialiseerd volgens de Jedec-specificatie voor dataconverters met 8b10b-encodering. De LTC2274 is onder andere compatibel met interfaces van de Xilinx Rocket I/O, Altera‘s Stratix II GX I/O en de Lattice ECP2M I/O. Het stoorvrije dynamisch bereik ligt op 100 dBc voor lage invoersignalen en de signaal/ruisverhouding op 77,5 dB. De LTC2274 verbruikt 1,3 W van een 3,3 V analoge voeding en past in een 6 bij 6 mm QFN-40-behuizing. Samples zijn verkrijgbaar bij Acal.